ENGLISH
サイドチャネル攻撃用標準評価ボードSASEBO
>
リンク
リンク
独立行政法人 産業技術総合研究所
東北大学 青木研究室
横浜国立大学 松本研究室
電気通信大学 太田・崎山研究室
JCMVP
CRYPTREC
トッパン・テクニカルデザインセンター
東京エレクトロン デバイス株式会社
Cryptographic Hardware and Embedded Systems (CHES)
JST/CREST戦略的創造研究推進事業
サイドチャネル攻撃用標準評価ボードSASEBO
/
このページの先頭へ
HOME
SASEBOプロジェクト
プロジェクト概要
SASEBO
SASEBO-G
SASEBO-GII
SASEBO-B
SASEBO-R
SASEBO-W
暗号LSIとIPコア
物理解析攻撃
Quick Start Guide
DPAコンテスト
SHA-3ハードウェア
概要
FPGA・ASIC実装
最適化実装
PUF
文献
リンク
サイトマップ